## Aula 18 - Máquinas de Estados II

Prof. Dr. Emerson C. Pedrino DC/UFSCar emerson@dc.ufscar.br

#### Síntese de Circuitos Sequenciais

#### Exemplo de Projeto:

- Contador binário síncrono Up / Down
- Módulo 4;
- Entradas = 1 (0 = UP e 1 = DOWN)
- Saídas = 2
- Sequência Up: (00 01 10 11 00 01 ...)
- Sequência Down: (00 11 10 01 00 11..)

Número de Estados?

Modelo?

4

Moore

| Tabela de Transição de Estados |                                                  |                                                    |  |  |
|--------------------------------|--------------------------------------------------|----------------------------------------------------|--|--|
| Entrada                        | Estado<br>Atual<br>Q <sub>1</sub> Q <sub>0</sub> | Próximo<br>Estado<br>Y <sub>1</sub> Y <sub>0</sub> |  |  |
| 0 X <sub>0</sub>               | A                                                | B                                                  |  |  |
| 0                              | В                                                | С                                                  |  |  |
| 0                              | С                                                | D                                                  |  |  |
| 0                              | D                                                | Α                                                  |  |  |
| 1                              | Α                                                | D                                                  |  |  |
| 1                              | В                                                | Α                                                  |  |  |
| 1                              | С                                                | В                                                  |  |  |
| 1                              | D                                                | С                                                  |  |  |



| Tabela de Transição de Estados |                    |                               |                                                                                                                    |
|--------------------------------|--------------------|-------------------------------|--------------------------------------------------------------------------------------------------------------------|
| Entrada<br>X <sub>0</sub>      | Estado<br>Presente | Próximo<br>Estado             |                                                                                                                    |
|                                | $Q_1Q_0$           | Y <sub>1</sub> Y <sub>0</sub> |                                                                                                                    |
| 0                              | 0 0                | 0 1                           | $\begin{array}{c} A \\ 0 \\ \end{array} \begin{array}{c} 0 \\ \end{array} \begin{array}{c} D \\ 11 \\ \end{array}$ |
| 0                              | 0 1                | 1 0                           | 1                                                                                                                  |
| 0                              | 1 0                | 1 1                           | 0 1 1 0                                                                                                            |
| 0                              | 1 1                | 0 0                           |                                                                                                                    |
| 1                              | 0 0                | 1 1                           | B 01 C 10                                                                                                          |
| 1                              | 0 1                | 0 0                           | 0                                                                                                                  |
| 1                              | 1 0                | 0 1                           | Diagrama de Estados                                                                                                |
| 1                              | 1 1                | 1 0                           | Diagrama do Estados                                                                                                |





| Tabela de Transição de Estados |                                                     |                                                    |                                                                      |  |  |
|--------------------------------|-----------------------------------------------------|----------------------------------------------------|----------------------------------------------------------------------|--|--|
| Entrada<br>X <sub>0</sub>      | Estado<br>Presente<br>Q <sub>1</sub> Q <sub>0</sub> | Próximo<br>Estado<br>Y <sub>1</sub> Y <sub>0</sub> | Memória (Entrada<br>dos Flip-Flops)<br>D <sub>1</sub> D <sub>0</sub> |  |  |
| 0                              | 0 0                                                 | 0 1                                                | 0 1                                                                  |  |  |
| 0                              | 0 1                                                 | 1 0                                                | 1 0                                                                  |  |  |
| 0                              | 1 0                                                 | 1 1                                                | 1 1                                                                  |  |  |
| 0                              | 1 1                                                 | 0 0                                                | 0 0                                                                  |  |  |
| 1                              | 0 0                                                 | 1 1                                                | 1 1                                                                  |  |  |
| 1                              | 0 1                                                 | 0 0                                                | 0 0                                                                  |  |  |
| 1                              | 1 0                                                 | 0 1                                                | 0 1                                                                  |  |  |
| 1                              | 1 1                                                 | 1 0                                                | 1 0                                                                  |  |  |





# Circuito Final Contador Up-Down



# Circuito Final Contador Up-Down



### Síntese de Circuitos Sequenciais - Projeto - Detector de Sequências - \*:) (Provinha)

- Um alarme soa quando houver 3 ou mais peças consecutivas na esteira;
- A esteira não é desligada;

```
    1 Entrada (X) (X = 0 – não há peça)
    (X = 1 – há peça)
```

1 Saída (Z) (Z = 0 – não soa alarme)
 (Z = 1 – soa alarme)







- Máquina de Moore
- Detector da Sequência: 111;
- Síncrono: os FFs são ligados no mesmo "clock";
- A entrada X não é ligada na saída Z.

- A saída Z depende apenas do estado presente;
- A entrada X está conectada apenas às entradas dos Flip-Flops;
- Não há ligação direta entre X e Z;
- Durante o ciclo de "clock", as variações em X não afetarão diretamente a saída do sistema;
- Mas podem afetar os estados futuros.

#### Síntese de Circuitos Sequenciais - Projeto - Detector de Sequências - Diagrama de Estados



• Quantos estados? 4

- A nenhuma peça
  - B uma peça
  - C duas peças
  - D três peças (tocar o alarme!)



### Síntese de Circuitos Sequenciais - Projeto - Detector de Sequências - Atribuição dos Estados



### Síntese de Circuitos Sequenciais - Projeto - Detector de Sequências - Tabela de Transição dos Estados

| Entrada<br>X <sub>0</sub> | Estado Atual<br>Q <sub>1</sub> Q <sub>0</sub> | Próximo<br>Estado<br>Y <sub>1</sub> Y <sub>0</sub> |  |
|---------------------------|-----------------------------------------------|----------------------------------------------------|--|
| 0                         | Α                                             | Α                                                  |  |
| 0                         | В                                             | Α                                                  |  |
| 0                         | С                                             | Α                                                  |  |
| 0                         | D                                             | Α                                                  |  |
| 1                         | Α                                             | В                                                  |  |
| 1                         | В                                             | С                                                  |  |
| 1                         | С                                             | D                                                  |  |
| 1                         | D                                             | D                                                  |  |

### Síntese de Circuitos Sequenciais - Projeto - Detector de Sequências - Tabela de Transição dos Estados

| Entrada        | Estado Atual | Próximo Estado |  |
|----------------|--------------|----------------|--|
| X <sub>0</sub> | $Q_1Q_0$     | $Y_1Y_0$       |  |
| 0              | 0 0          | 0 0            |  |
| 0              | 0 1          | 0 0            |  |
| 0              | 1 0          | 0 0            |  |
| 0              | 1 1          | 0 0            |  |
| 1              | 0 0          | 0 1            |  |
| 1              | 0 1          | 1 0            |  |
| 1              | 1 0          | 1 1            |  |
| 1              | 1 1          | 1 1            |  |

### Síntese de Circuitos Sequenciais - Projeto - Detector de Sequências - Transição de Estados - FFs



### Síntese de Circuitos Sequenciais - Projeto - Detector de Sequências - Transição de Estados - FFs

| Entrada<br>X <sub>0</sub> | Estado<br>Atual<br>Q <sub>1</sub> Q <sub>0</sub> | Próximo<br>Estado<br>Y <sub>1</sub> Y <sub>0</sub> | Flip-Flop 1  J <sub>1</sub> K <sub>1</sub> | Flip-Flop 0 $J_0 K_0$ |
|---------------------------|--------------------------------------------------|----------------------------------------------------|--------------------------------------------|-----------------------|
| 0                         | 0 0                                              | 0 0                                                | 0 X                                        | 0 X                   |
| 0                         | 0 1                                              | 0 0                                                | 0 X                                        | X 1                   |
| 0                         | 1 0                                              | 0 0                                                | X 1                                        | 0 X                   |
| 0                         | 1 1                                              | 0 0                                                | X 1                                        | X 1                   |
| 1                         | 0 0                                              | 0 1                                                | 0 X                                        | 1 X                   |
| 1                         | 0 1                                              | 1 0                                                | 1 X                                        | X 1                   |
| 1                         | 1 0                                              | 1 1                                                | X 0                                        | 1 X                   |
| 1                         | 1 1                                              | 1 1                                                | X 0                                        | X 0                   |





### Síntese de Circuitos Sequenciais - Projeto - Detector de Sequências - Tabela de Saída





# Circuito Final Detector de Sequências



#### Referências

- Taub, H. Circuitos Digitais e Microprocessadores, McGraw Hill, 1982.
- Nelson, V. P. et al. Digital Logic Circuit Analysis & Design, Prentice Hall, 1995.
- Vieira, M. A. C. Sel 0414 Sistemas Digitais, EESC-USP.